ADV7128
18000
LQFP/2023+
13%原装
ADV7128KR30
203060
SOP28/24+
一手渠道 假一罚十 原包装常备现货林R Q2280193667
ADV7128KR30
3500
SOP/2023+
全新原装、公司现货销售
ADV7128KR30
410
SMD24/10+
自己优势库存热卖
ADV7128
18000
LQFP/2023+
13%原装
ADV7128
638
-/0801+
原装现货0755-83206581 QQ331880285
ADV7128
4573
SOP28/2023+
终端可免费供样,支持BOM配单
ADV7128
6943
SOP28/22+
原厂原装现货
ADV7128
6943
SOP28/22+
原厂原装现货
ADV7128
20000
LQFP/21+
-
ADV7128
3588
-/-
原装 部分现货量大期货
ADV7128
8000
LQFP/2023+
原装现货,支持BOM配单
ADV7128
8000
LQFP/2024+
原装现货,支持BOM配单
ADV7128
20000
-/2023+
17%原装.深圳送货
ADV7128
20000
LQFP/19+
-
ADV7128
92700
801/23+
原装现货,支持BOM配单服务
ADV7128
20000
LQFP/21+
-
um_m、sum_e和sum_l,每符号周期更新一次。3个相关值的时序关系示意图如图2所示。图中横轴为时间,纵向虚线的间距为0.5 chip,点划线表示下一次的相关时段。 捕获、跟踪算法利用3个相关复值对本地pn码相位和nco输出进行实时调整,得到精确的pn码相位后进行解调、帧同步以及rs解码。 2.硬件组成 硬件组成较为简洁。包含一片浮点dsp(tms320c6701)及相应的flashrom(512k×8)、扩频asic、串行数据接口部分(tl16c750)、dac(adv7128)、adc(tlc5540)以及cpld(as 64/32)。图3为硬件结构的示意图。 本中频系统中帧格式形成、串并转换、捕获、跟踪、频移校正、解调、帧同步、fec编解码等计算及控制过程均由dsp实现。dsp程序的设计环境为ccs2.0,程序主要由c语言编写,混入少量汇编,以保证关键过程运算和控制的实时性。 三、接收通路的部分工作过程 相对接收通路而言,发送通路比较容易实现。大部分发送通路的工作都由asic完成,并且异步串行数据的接收、rs编码、串并转换都相对简单且只
80MHz流水线工作方式;10位数模转换器;RS-343/RS-170兼容输出;TTL兼容输入;+5V CMOS单片的电路结构;28引脚SOIC封装