PCM63P
16000
DIP/18+
原装现货库存,有意请来电或QQ洽谈
PCM63P
4875
-/1837+
原装现货特价热卖可提17%供增值税发票
PCM63P
3587
DIP/2023+
全新原装、公司现货销售
PCM63P
8000
DIP/23+
原厂渠道,现货配单
PCM63P
16000
DIP/23+
原装认证有意请来电或QQ洽谈
PCM63P
80000
-/2024+
原装现货
PCM63P
8650
DIP/2022+
一级代理,原装正品假一罚十价格优势长期供货
PCM63P
60701
DIP/24+
深圳原装现货,可看货可提供拍照
PCM63P
8000
DIP/22+
原厂渠道,现货配单
PCM63P
58283
DIP/21+
低价出售原装现货可看货假一罚十
PCM63P
6500
DIP/21+
原装正品
PCM63P
6500
DIP/22+
全新原装 信誉 精业军工
PCM63P
80000
-/23+
原装现货
PCM63P
8500
DIP/21+
原装现货
PCM63P
15800
DIP/-
旋尔只做进口原装,假一赔十...
PCM63P
5800
DIP/23+
进口原装现货,杜绝假货。
PCM63P
500000
DIP28/22+
行业低价,代理渠道
PCM63P
12000
DIP/22+
只做原装货 公司现货 价格优惠
摘要:pcm63p是美国bb公司生产的具有超低失真性能(满量程输出最大为-93db)的精密20位数模转换器可应用于低失真频率合成、高级消费品和特殊的数字音频应用等方面。文中介绍了pcm63p的工作原理及应用电路。 关键词:fcm63p;数模转换器;音频 1 概述 pcm63p是bb公司采用独特双dac共线结构生产的超低失真20位精密dac芯片。该结构可消除有害的数模感应干扰误差和其它双极性零点附近的非线性,因此,pcm63p的噪声非常低最大snr为116db同时具有16倍的过采样率和快速建立时间电流输出2ma阶跃时为200ns。下面是pcm63p的主要特点: ●是一种共线的20位音频dac; ●可近于理想地在低电平工作; ●输出无数模感应干扰; ●可快速(200ns)电流输出(±2ms); ●带有工业标准的串行输入接口; ●超低失真,最大-96db(无外部调整); ●带有基准源; ●最小snr为116db(按加权方式计算); ●具有16倍过采样能力。2 结构功能 图1所示是pcm63p数模转换芯片的内部结构框图。图2则给出了其引脚排列,各管脚的功能
20位精度,尤其是在临界的双极性零点附近。 3.2 动态指标 pcm63p的一个重要动态指标就是总谐波失真+噪声(thd+n)pcm63p以8倍44.1khz的标准音频采样频率读入数字数据,从而实现991hz的正弦波输出。其音频转换的动态范围可看作是相对于0db的-60db有效输出信号电平下的thd+n的测量值。在-90db输出电平上,pcm63p对理想信号的偏差一般少于±0.3db。这些性能体现了pcm63p共线dac电路在低噪声和双极零点附近接近理想的性能。 4 pcm63p的应用 4.1 数字输入 pcm63p能够接收与ttl兼容的逻辑电平。在输入线上,采用差动电流模式的逻辑输入结构改善了pcm63p的抗噪声干扰能力。pcm63p的数据形式采用的是二进制补码形式,是最高有效位在前的串行数据流。位串中的任何数字都可以在20位数据前加载,因为在le(寄存器使能信号)变低后,只有在它之前的最后20位数据才能转移到并行dac寄存器中。 在pcm63p芯片中,dac的串行数据输入位都在时钟clk的上升沿触发,dac的串行到并行数据的转换是在使能信号l
摘要:PCM63P是美国BB公司生产的具有超低失真性能(满量程输出最大为-93dB)的精密20位数模转换器可应用于低失真频率合成、高级消费品和特殊的数字音频应用等方面。文中介绍了PCM63P的工作原理及应用电路。
1 概述
PCM63P是BB公司采用独特双DAC共线结构生产的超低失真20位精密DAC芯片。该结构可消除有害的数模感应干扰误差和其它双极性零点附近的非线性,因此,PCM63P的噪声非常低最大SNR为11...
pcm63p是bb公司采用独特双dac共线结构生产的超低失真20位精密dac芯片。该结构可消除有害的数模感应干扰误差和其它双极性零点附近的非线性,因此,pcm63p的噪声非常低,最大snr为116db同时具有16倍的过采样率和快速建立时间电流输出2ma阶跃时为200ns。下面是pcm63p的主要特点:1、是一种共线的20位音频dac;2、可近于理想地在低电平工作;3、输出无数模感应干扰;4、可快速(200ns)电流输出(±2ms);5、带有工业标准的串行输入接口;6、超低失真,最大-96db(无外部调整);pcm63p采用的这种新的互补线性结构也称双dac共线结构,该结构可在两个方向上以小的阶跃离开零点,从而避免了任何误操作或"大"的线性误差,同时可提供一个绝对值电流输出。pcm63p的低电平性能确保了它的20位精度,尤其是在临界的双极性零点附近。在pcm63p芯片中,dac的串行数据输入位都在时钟clk的上升沿触发,dac的串行到并行数据的转换是在使能信号le的下降沿进行的。 来源:阴雨
pcm63p能够接收与ttl兼容的逻辑电平。在输入线上,采用差动电流模式的逻辑输入结构改善了pcm63p的抗噪声干扰能力。pcm63p的数据形式采用的是二进制补码形式,是最高有效位在前的串行数据流。位串中的任何数字都可以在20位数据前加载,因为在le(寄存器使能信号)变低后,只有在它之前的最后20位数据才能转移到并行dac寄存器中。 来源:qick